站内搜索
s1完成驱动电路的信号锁存和允许输出控制,spi的clk输出作为驱动电路的时钟信号输入,工作频率为4 mhz。 sram接口电路由2块hy57v641620芯片并联组成,hy57
http://blog.alighting.cn/zhiyan/archive/2011/2/20/134099.html2011/2/20 22:20:00
用逻辑块),grp(集总布线区),orp(输出布线区),i/o单元和时钟分配网络。 (1) glbisplsi的基本单元是glb。每个glb有18个输入,4个输出,以及实现标
http://blog.alighting.cn/zhiyan/archive/2011/2/20/134093.html2011/2/20 22:15:00
2)和led驱动芯片mcl4499(1c3)的公共时钟和公共数据线,p1.2,p1.3分别连接ic3,ic4的使能端en。en=1时,ic3,ic4封闭,cpu可对ic2进行复位、搜
http://blog.alighting.cn/zhiyan/archive/2011/2/20/134089.html2011/2/20 22:12:00
a包含一个内部的+1.25v电压参考,pll从hsync产生一个像素时钟,可编程增益、补偿和箝位电路。使用者只需要提供一个+3.3v电源、模拟输入、hsync信号。三态cmos输出可
http://blog.alighting.cn/wasabi1988/archive/2011/2/19/133857.html2011/2/19 23:32:00
效;d2为s4、s6的驱动信号,高有效;d3为s2、s3、s5、s7的驱动信号,低有效。为了防止时钟馈通,驱动电路中包含了非交叠时钟电路。 1.2 实际电路设计 整
http://blog.alighting.cn/wasabi1988/archive/2011/2/19/133849.html2011/2/19 23:30:00
字flash和2k字sram,并集成了ice仿真电路接口﹑通用i/o端口﹑定时器/计数器﹑中断控制﹑cpu时钟﹑模数转换器a/d﹑dac输出﹑通用异步串行输入输出接口、串行输入输出接
http://blog.alighting.cn/wasabi1988/archive/2011/2/19/133850.html2011/2/19 23:30:00
装。 其可微调的内部rc振荡器在16 mhz运行时,可用作 cpu总线时钟(4 mhz)的基础,节省了外部元件成本。 设计者也能利用诸如外部rc或晶体振荡器等的时钟运行器件。其定时
http://blog.alighting.cn/wasabi1988/archive/2011/2/19/133851.html2011/2/19 23:30:00
流、恒流源输出路数、电流输出误差(bittobit,chiptochip)和数据移位时钟等。 1)最大输出电流 目前主流的恒流源芯片最大输出电流多定义为单路最大输出电流,一般90m
http://blog.alighting.cn/wasabi1988/archive/2011/2/19/133839.html2011/2/19 23:23:00
能参数有最大输出电流、恒流源输出路数、电流输出误差(bit to bit,chip to chip)和数据移位时钟等。 1) 最大输出电流 目前主流的恒流源芯片最大输出电流多定
http://blog.alighting.cn/wasabi1988/archive/2011/2/19/133837.html2011/2/19 23:22:00
时),由于16×16点阵字模数据为32个字节,每列含两个字节即16位,它由hout[7..0]和lout[7..0] 来构成;模块add16由adclk提供一个慢时钟构成16进制计
http://blog.alighting.cn/wasabi1988/archive/2011/2/19/133823.html2011/2/19 23:16:00